1.一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,包括:自举采样电路、全动态比较判决阵列及解码器,所述自举采样电路与全动态比较判决阵列相连接,所述全动态比较判决阵列与解码器相连接,所述解码器与数模转换器相连接,自举采样电路、全动态比较判决阵列、解码器、数模转换器均与时钟脉冲/电源相连接,所述全动态比较判决阵列包括动态前置放大器和动态比较器,所述自举采样电路、前置放大器和比较器组成的比较器阵列均为动态结构,动态结构相比于传统结构引入了时序信号来控制电路的关断,其中动态比较器是在差分输入端和锁存级之间引入时序信号,而动态放大器则是用时序信号替代负载管的偏置电压,这也使得动态放大器的增益通常只有4-6倍,只适用于改善比较器性能的场合中,其中,自举采样电路包括电荷泵电路和自举采样开关,其中电荷泵电路是利用电容器为储能元件,用来产生比输入电压更大的输出电压;而自举采样开关是在CLK时序为高时自举采样开关导通将连续的输入信号输入到采样电容上,而CLK时序为低时自举采样开关关断,信号被保存在采样电容上;自举采样开关还用于保证开关的CMOS管的栅源电压始终维持一个固定的值,实现低失真和全摆幅输入范围,消除体效应所对应的开关导通电阻带来的非线性;全动态比较判决阵列包括若干级前置放大器和比较器,其中前置放大器部用于放大自举采样电路传来的输入信号,并减小后级比较器输入端的失调电压;第一级电路的时序信号由时钟电路产生,第一级电路对输入信号和参考电压进行判决产生第一位的判决结果,第一位的判决结果在输入后面的解码器电路的同时作为下一级电路的时序信号触发第二级电路工作,依次循环;比较器用于判决差分输入信号的大小关系,并把大小关系传递到后级解码器电路中转换成数字信号,完成一次模数转换,其中每一级的前置放大器与比较器所用时序信号都由前级比较器输出提供,保证后级电路闲置时不会工作。2.根据权利要求1所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述前置放大器也是动态结构,所述前置放大器阵列可以通过时序信号来进行异步省电的关闭,前置放大器阵列中一共有2N-1个放大器,只有被时序信号选中的放大器会工作。3.根据权利要求1所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述的全动态比较判决阵列使用的时序信号大部分由阵列自己产生,而起始信号仍然需要由时钟脉冲电路提供。在前级比较器完成判决后,后一级电路的时序信号由前级电路中的比较器输出提供,即后级电路的工作状态是由前级电路选中的,同时后级电路的时序由前级电路的工作状态决定,使得动态放大器和动态比较器能够在工作周期内同步关断。4.根据权利要求1所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述前置放大器把输入电压的变化放大到设定值,再作为动态比较器的输入,而原本动态比较器的失调电压在加入前置放大器后变成了预防大器的失调电压,即失调电压减小了动态放大器的增益倍数。5.根据权利要求1-4之一所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述自举采样开关还用于保证开关的CMOS管的栅源电压始终维持一个固定的值,其原理为自举采样开关通过把输入信号同时引入到采样管的栅极和源极,保证采样管的栅源电压不会随着输入信号的改变而改变。
6.根据权利要求1-4之一所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述自举采样电路的采样频率是输入信号频率的两倍多一点,保证采样是非相干采样。7.根据权利要求1-4之一所述的一种基于全动态结构的低功耗Binary-Search ADC系统,其特征在于,所述的自举采样电路左半部分为电荷泵,右半部分为自举采样开关,电荷泵在采样阶段作为电源电压加载到采样管的栅源两端,保证栅源电压差值固定为电源电压。