欢迎来到知嘟嘟! 联系电话:13095918853 卖家免费入驻,海量在线求购! 卖家免费入驻,海量在线求购!
知嘟嘟
我要发布
联系电话:13095918853
知嘟嘟经纪人
收藏
专利号: 2022107828690
申请人: 重庆邮电大学
专利类型:发明专利
专利状态:已下证
专利领域: 电通信技术
更新日期:2025-04-14
缴费截止日期: 暂无
价格&联系人
年费信息
委托购买

摘要:

权利要求书:

1.一种基于ZYNQ的图像实时显示系统,其特征在于,包括:CMOS摄像头、SPI总线控制模块、block design系统和显示器,所述block design系统外接CMOS摄像头和显示器;所述SPI总线控制模块连接CMOS摄像头;

所述block design系统包括6个IP模块:图像解析和转换模块、灰度处理模块、数据写入内存模块、数据读出内存模块、VGA控制模块、HDMI发送模块;

所述SPI总线控制模块通过SPI总线对CMOS摄像头初始化和CMOS摄像头内置寄存器配置,得到CMOS摄像头采集的原始图像帧率为30hz,大小为1920x1080,格式为bayer格式;

所述图像解析和转换模块提取CMOS摄像头采集的原始图像的每一帧并解析出图像的场同步信号和行同步信号,通过场同步信号和行同步信号使用插值的方法把图像转换为RGB888格式;

所述灰度处理模块通过对每一帧图像的三原色进行白平衡处理,得到处理后的图像;

所述数据写入内存模块通过AXI4总线向DDR3 SDRAM内存中写入处理后的图像数据,并通过异步FIFO临时缓存图像;

所述数据读出内存模块通过AXI4总线读出DDR3 SDRAM内存临时缓存的图像;

所述VGA控制模块通过VGA时序对数据读出内存模块读出的图像进行扫描和同步,然后把同步后的数据发送给HDMI发送模块;

所述HDMI发送模块对经过VGA控制模块同步后的数据进行编码、直流平衡和串并转换处理,将处理后的图像发送给显示器完成图像显示。

2.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,图像解析和转换模块包括:状态机和行列计数器,且图像解析和转换模块分为图像解析和图像转换两个部分,图像解析部分通过状态机解析CMOS摄像头中传感器采集的原始图像有效显示的像数,得到行同步信号和场同步信号,通过行列计数器对每个像素精准计数,精准控制每个像素;图像转换部分把解析后的图像bayer格式转换为用于显示器显示的RGB888图像格式。

3.根据权利要求2所述的一种基于ZYNQ的图像实时显示系统,其特征在于,CMOS摄像头采集到的bayer格式的原始图像在1920x1080大小的有效显示区域外预留8圈边缘像素,有效显示区域外的8圈边缘像素用于对采集到的原始图像进行图像增强处理,采用3x3插值的方法在有效显示区域外的边缘像素扩展一圈边缘像素,得到将bayer格式的原始图像转换为用于显示器显示的RGB888格式的图像。

4.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,灰度处理模块使用灰度世界算法对转换后的图像做进一步的处理,具体为:通过行同步信号和场同步信号对扩展区域进行像素检测,设置三个累加器并清零,每个累加器对应一个原色通道,当扩展区域的图像数据能用于图像有效显示时,三个累加器分别对图像的一帧图像的三原色的一个通道数值进行累加,累加数据除以1920x1080得到每个通道的平均值,进行新一帧图像的白平衡处理,并对三个通道进行合并,重复上述操作直到图像的每一帧都完成白平衡处理。

5.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,数据写入内存模块和数据读出内存模块基于ZYNQ的高性能接口HP构建,HP口遵循AXI协议,通过添加一个FIFO缓存数据写入内存模块写入出的数据,数据读出内存模块读取FIFO缓存的数据,当FIFO中缓存的图像数据不足一行时,启动AXI总线读取DDR3中的数据填充FIFO。

6.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,数据写入内存模块和数据读出内存模块所访问的内存空间划分为大小相同的区域A和区域B,且区域A和区域B是连续的,在数据的源端引入一个标志信号,当标志信号为高电平时,读取区域A中的图像数据,同时向区域B写入读取的图像数据,当标志信号为低电平时,读取区域B中的图像数据,同时向区域A写入读取的图像数据。

7.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,VGA控制模块对读出的图像数据进行扫描和同步,更改图像数据参数为1920x1080@60hz,输出图像数据至HDMI发送模块。

8.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,HDMI发送模块接收到VGA控制模块的输出的图像数据,分别对数据进行8bit转10bit编码、直流平衡和并串转换,输出至具有HDMI接口的显示器。

9.根据权利要求1所述的一种基于ZYNQ的图像实时显示系统,其特征在于,设置FIFO写端口的时钟和AXI总线的同步时钟一致,读端口的时钟和VGA控制模块的驱动时钟148.5mhz保持一致,保证该FIFO的填充效率大于VGA控制模块读取的效率,使得图像能够实时显示。