1.一种多级输入逻辑判断电路,包括比较器电路、逻辑复合电路,其特征在于:所述比较器电路有n组比较器、n个阈值点电位U_set_1、...、U_set_n,每组比较器有两个比较器从而得到2n个比较输出电压U_out_1、...、U_out_2n,输入被比较电压U_in的欠压和过压采样分为两条独立的分压式支路,欠压采样分压式支路包括电阻R1和R2,过压采样分压式支路包括电阻R3和R4;偶数序号比较器的反相端连接并接入由R1和R2组成的分压电路,使R1与R2分压后得到的电压分别送入偶数序号比较器的反相端,并与同相端的阈值电位相比较,使得偶数序号比较器得到n路中每一路的欠压状态;奇数序号比较器的同相端连接并接入由R3与R4组成的分压电路,使R3与R4分压后得到的电压分别送入奇数序号比较器的同相端,并与反相端的阈值电位相比较,使奇数序号比较器得到n路中每一路的过压状态。
2.根据权利要求1所述多级输入逻辑判断电路,其特征在于:所述逻辑复合电路包括n组逻辑输入信号,每组逻辑输入信号输入由n个二输入或逻辑门得到n个运算输出信号,n个运算输出信号送入与逻辑门,最终得到复合输出信号U_out。
3.根据权利要求1或2所述多级输入逻辑判断电路,其特征在于:电阻R1、R2、R3、R4参数根据以下公式确定:
其中,